首页» 基层信息化» 基层信息化动态» 微纳电子学研究院康晋锋教授课题组在基于阻变器件的计算、存储一体化计算机架构研究中取得重要进展

微纳电子学研究院康晋锋教授课题组在基于阻变器件的计算、存储一体化计算机架构研究中取得重要进展

发布日期:2016-11-01 作者:微纳电子学研究院、学院科研办公室
      随着物联网、可穿戴设备和智慧医疗的发展,数据量呈爆炸式增长,亟待研发高效率、高集成度、低功耗的信息处理系统。近日,北京大学信息科学技术学院微纳电子学研究院康晋锋教授课题组在利用新型阻变器件构建可实时逻辑重构的计算、存储一体化并行处理硬件架构研究方面取得重要进展。研究成果以《面向大规模信息处理应用的可重构非挥发存储计算融合架构》(Reconfigurable nonvolatile logic operations in resistance switching crossbar array for large-scale circuits)为题的学术论文在线发表于期刊《先进材料》(Advanced Materials)上

对于传统的信息处理系统,数据存储于内存、闪存和硬盘等介质,而数据处理则由中央处理器(CPU)、图形处理器(GPU)等计算单元完成,使得数据通过系统总线频繁交换,导致大量功耗且限制系统的整体速度,被称为“冯•诺依曼瓶颈”。康晋锋课题组创造性地提出以阻变器件替代当前主流的互补金属氧化物半导体(CMOS)器件来实现逻辑计算,构建了计算和存储一体化的新型硬件信息处理系统。其中,阻变器件兼备逻辑计算和数据存储的双重功能,极大地减少数据在系统各个部分之间的交换,提高计算效率。与此同时,突破性地提出以非挥发型物理变量电阻值取代目前的挥发型物理变量电平值,实现了逻辑计算和零静态功耗。这里所设计的逻辑计算类型不依赖于电路拓扑结构,而由触发电平时序决定,从而可以实现计算过程中的逻辑重构和硬件复用,被认为为利用阻变器件构建新型信息处理系统,突破“冯•诺依曼瓶颈”奠定了重要基础。

博士后黄鹏为论文的第一作者,康晋锋、刘晓彦教授为共同通讯作者。相关研究工作得到了国家自然科学基金、北京市科技计划等支持。

文章链接:http://onlinelibrary.wiley.com/doi/10.1002/adma.201602418/full



(本文转载自北京大学信息科学技术学院网站)

0